Hsiuping University of Science and Technology Institutional Repository : Item 310993100/1577
English  |  正體中文  |  简体中文  |  Items with full text/Total items : 4334/7631
Visitors : 3197913      Online Users : 546
RC Version 3.2 © Powered By DSPACE, MIT. Enhanced by NTU Library IR team.
Scope Adv. Search
LoginUploadHelpAboutAdminister

Please use this identifier to cite or link to this item: http://ir.hust.edu.tw/dspace/handle/310993100/1577

Title: NMOS樹骨牌式電路
Authors: 張雅筑;彭嘉瑋
Contributors: 修平技術學院電機工程系
Keywords: NMOS;骨牌;PMOS
Date: 2008/12/10
Issue Date: 2009-03-18T12:08:29Z
Publisher: 修平技術學院
Abstract: 本專題提出之具低功率消耗之NMOS樹骨牌式電路於操作模式時,藉由該第一控制電路的設置以及將該時脈之邏輯高電位設定為較一第一電源電壓為高之一第二電源電壓,可使得於求值相位期間呈關閉狀態之該第一PMOS電晶體的閘源極電壓與基底源極電壓均為一正值,因此可有效減少操作模式時之功率消耗。
再者,於待機模式時,藉由該第二控制電路的設置以及將一待機指示信號之邏輯高電位設定為較該第一電源電壓為高之該第二電源電壓,以禁能該反相器以及該第二PMOS電晶體,並且將呈關閉狀態之該第一PMOS電晶體的閘源極電壓與基底源極電壓均設定為一正值,因此可有效減少待機模式時之功率消耗。結果,整體觀之本專題提出之具低功率消耗之NMOS樹骨牌式電路可有效地減少功率消耗。
Appears in Collections:[Department of Electrical Engineering & Graduate Institute] Monograph

Files in This Item:

File Description SizeFormat
BD9402.pdf462KbAdobe PDF4053View/Open

All items in HUSTIR are protected by copyright, with all rights reserved.

 


DSpace Software Copyright © 2002-2004  MIT &  Hewlett-Packard  /   Enhanced by   NTU Library IR team Copyright ©   - Feedback