資料載入中.....
|
請使用永久網址來引用或連結此文件:
http://ir.hust.edu.tw/dspace/handle/310993100/3514
|
題名: | 低功率低密度同位元查核碼解碼器設計 |
作者: | 湯雲欽 陳威仁 顏偉光 陳怡孜 |
貢獻者: | 修平技術學院電子工程系 |
關鍵詞: | 低密度同位查核碼 超大型積體電路 分割轉移矩陣 |
日期: | 2010-03
|
上傳時間: | 2013-08-13T05:43:39Z
|
摘要: | 本文提出了一個高傳輸速度的低密度同位查核碼解碼器之硬體設計電路,使用矩陣大小為 512×1024、行權重及列權重分別為 3、6 之規則隨機查核矩陣,在硬體架構上分成四個單元,分別為:變數點單元、查核點單元、記憶體單元及配置單元。記憶單元利用了雙路徑暫存器檔案加上暫存器架構而成,並經由適當的規劃大幅降低了暫存器檔案所需要的個數及面積;查核點單元以最小-總和演算法來做為硬體設計原則。
在傳輸速度方面,由於傳統的解碼方式在對一段編碼進行解碼時,變數點單元及查核點單元有一半的時間沒有作用,利用適當的編排讓這一半的空閒的時間來進行解碼,如此可讓傳輸速度提升至原本設計的兩倍,以大幅降低功率。
本設計以台積電 0.18 微米互補式場效電晶體技術合成,在頻率為 50MHz、解碼次數為 8 次時,傳輸速度可達到1.47Gbps,面積為3.6 mm2,功率消耗為 297 mW。 |
關聯: | 修平學報 20, 247-260 |
顯示於類別: | [電子工程系] 期刊論文
|
文件中的檔案:
檔案 |
大小 | 格式 | 瀏覽次數 |
20-15.pdf | 479Kb | Adobe PDF | 497 | 檢視/開啟 |
|
在HUSTIR中所有的資料項目都受到原著作權保護.
|