English  |  正體中文  |  简体中文  |  全文筆數/總筆數 : 4334/7631
造訪人次 : 3195232      線上人數 : 305
RC Version 3.2 © Powered By DSPACE, MIT. Enhanced by NTU Library IR team.
搜尋範圍 進階搜尋

請使用永久網址來引用或連結此文件: http://ir.hust.edu.tw/dspace/handle/310993100/612

題名: 具PMOS電流源及輸出級之電壓峰檢知器 PEAK VOLTAGE DETECTOR HAVING PMOS CURRENT SOURCE AND OUTPUT STAGE
作者: 蕭明椿
貢獻者: 修平技術學院
日期: 2007-07-11
上傳時間: 2008-11-06T08:24:24Z
摘要: 本創作提出一種新穎架構之具PMOS電流源及輸出級之電壓峰值檢知器,其係由一差動放大器(1)、一充電電晶體(2)、一電容器(C)以及一輸出級(3)所組成,其中,該差動放大器(1)係做為比較器使用,該充電電晶體(2)係做為充電器使用,用以提供電容器(C)所需之充電電流,而該輸出級(3)則用以調整該電容器(C)上之電壓信號V(C),以便精確地輸出該輸入信號之峰值電壓。該差動放大器(1)係由第一PMOS電晶體(MP1)、第一NMOS電晶體(MN1)、第二NMOS電晶體(MN2)以及PMOS電流源(IP)所組成,其中,該第一NMOS電晶體MN1和第二NMOS電晶體MN2係做為驅動器(driver)使用,該第一PMOS電晶體MP1係做為一單邊負載電晶體使用,且該單邊負載電晶體與該充電電晶體(2)共同構成一電流鏡,而該PMOS電流源(IP)則作為一電流源使用且設計成二極體形式,以便提供一電流給該差動放大器(1)使用。本創作所提出之電壓峰值檢知器,不但能精確地檢測出輸入信號之峰值電壓,並且兼具電路結構簡單、佔用的晶片面積小、有利於裝置之小型化以及可有效地減少功率消耗等多重功效,同時亦設置有輸出級以便有效防止因外部電路之擷取動作而遭致破壞所保持之輸入峰值電壓。
顯示於類別:[電機工程系(含碩士班)] 專利

文件中的檔案:

檔案 描述 大小格式瀏覽次數
M315338-1.pdf184KbAdobe PDF664檢視/開啟
M315338-2.pdf75KbAdobe PDF587檢視/開啟

在HUSTIR中所有的資料項目都受到原著作權保護.

 


DSpace Software Copyright © 2002-2004  MIT &  Hewlett-Packard  /   Enhanced by   NTU Library IR team Copyright ©   - 回饋