Hsiuping University of Science and Technology Institutional Repository : Item 310993100/3759
English  |  正體中文  |  简体中文  |  Items with full text/Total items : 4334/7631
Visitors : 3186225      Online Users : 134
RC Version 3.2 © Powered By DSPACE, MIT. Enhanced by NTU Library IR team.
Scope Adv. Search
LoginUploadHelpAboutAdminister

Please use this identifier to cite or link to this item: http://ir.hust.edu.tw/dspace/handle/310993100/3759

Title: 單埠SRAM SINGLE PORT SRAM
Authors: 蕭明椿;廖家正;莊易蒼;張恩誌
Contributors: 修平科技大學
Date: 2012-01-11
Issue Date: 2013-08-28T02:37:31Z
Abstract: 本創作提出一種單埠SRAM,其主要包括一記憶體陣列以及複數個控制電路(2),該記憶體陣列係由複數列記憶體晶胞與複數行記憶體晶胞所組成,每一列記憶體晶胞設置一個控制電路,且每一記憶體晶胞(1)係由一NMOS存取電晶體(M3)、二NMOS驅動電晶體(M1和M2)及二PMOS負載電晶體(P1和P2)、一第一NMOS控制電晶體(MC1)一第二NMOS控制電晶體(MC2)、、一第一PMOS控制電晶體(PC1)、一第二PMOS控制電晶體(PC2)所組成。每一控制單元係連接至對應列記憶體晶胞中之每一記憶體晶胞的二NMOS驅動電晶體(M1和M2)的源極端,以便因應不同操作模式而控制該等源極端之源極電壓,於寫入模式時,將選定記憶體晶胞中較接近位元線(BL)之驅動電晶體(M1)的源極電壓設定成較接地電壓為高之一第一預定電壓且將選定晶胞中另一驅動電晶體(M2)的源極電壓設定成接地電壓,以便防止寫入邏輯1困難之問題;於待機模式時,將所有記憶體晶胞中之驅動電晶體的源極電壓設定成較接地電壓為高之一第二預定電壓,以便降低漏電流;而於其他模式時則將所有記憶體晶胞中之驅動電晶體的源極電壓設定成接地電壓,以便維持讀取穩定度。
Appears in Collections:[Department of Electrical Engineering & Graduate Institute] Patents

Files in This Item:

File SizeFormat
ga-M420838.pdf127KbAdobe PDF200View/Open

All items in HUSTIR are protected by copyright, with all rights reserved.

 


DSpace Software Copyright © 2002-2004  MIT &  Hewlett-Packard  /   Enhanced by   NTU Library IR team Copyright ©   - Feedback