Hsiuping University of Science and Technology Institutional Repository : Item 310993100/590
English  |  正體中文  |  简体中文  |  Items with full text/Total items : 4334/7631
Visitors : 3185677      Online Users : 144
RC Version 3.2 © Powered By DSPACE, MIT. Enhanced by NTU Library IR team.
Scope Adv. Search
LoginUploadHelpAboutAdminister

Please use this identifier to cite or link to this item: http://ir.hust.edu.tw/dspace/handle/310993100/590

Title: 具低雜訊之輸出緩衝電路及方法
Authors: 蕭明椿
Contributors: 修平技術學院
Date: 2007-12-01
Issue Date: 2008-11-06T08:23:20Z
Abstract: 本發明提出一種新穎之具低雜訊的輸出緩衝電路及方法,其不但電路結構簡單,並且也可有效防止接地電壓位準浮動以及避免雜訊的發生,同時,亦可提升整個晶片之穩定度。該輸出緩衝電路主要係於組成CMOS反相器之PMOS電晶體M1以及NMOS電晶體M2的串聯電路之間,增添一過電流吸收電路1。當輸入信號IN由高位準變為低位準時,該 PMOS電晶體M1導通,而該NMOS電晶體M2則呈關閉狀態,此時過電流吸收電路1係呈導通狀態,俾藉此以吸走部份的該PMOS電晶體M1之汲極電流,並使得第一NPN電晶體Q1的基極電流減少,從而減少瞬間流經第二NPN電晶體Q2之集極電流(即輸出電流),結果,輸出電流的電流變化率變得較緩和,並且輸出電流的最大值變得更小,因此不但可有效抑制接地端所感應之瞬間電位差,並且可避免接地電壓位準的浮動以及雜訊的發生,同時亦可提升整個晶片之穩定度。
Appears in Collections:[Department of Electrical Engineering & Graduate Institute] Patents

Files in This Item:

File Description SizeFormat
I290794-1.pdf151KbAdobe PDF1738View/Open
I290794-2.pdf20KbAdobe PDF1742View/Open

All items in HUSTIR are protected by copyright, with all rights reserved.

 


DSpace Software Copyright © 2002-2004  MIT &  Hewlett-Packard  /   Enhanced by   NTU Library IR team Copyright ©   - Feedback